中國教育技術協會舉辦的第七期Cadence電子設計骨幹教師高級研修班(進階版)將於2018年1月底舉行, 現發佈以下通知:
一、研修報到時間及地點
研修時間:2018年1月22日-28日(22日報到)
研修地點:廣東省東莞市松山湖中集智穀產業園五棟
二、研修主題及主要內容
主題:Cadence OrCAD及Allegro設計進階版
主要內容:以4—20層板實例(藍牙音響、平板電腦、機器人、VR、通訊產品、行車記錄儀等)和HDI實例(智慧手錶、手環、VR等)的高速PCB設計
三、參加人員
電子類相關的院校領導、電子設計類專業負責人、教研室主任、專業帶頭人、骨幹教師、承擔專案教學改革和課程標準制訂的教師及相關人員。
連絡人:劉婉華 0 7 6 9 - 2 2 8 9 0 3 3 3, 1 3 5 3 9 9 8 4 9 2 3
郵箱:s e r v i c e @ e q p c b . c o m
日期
時間
議程
2018-01-22
9:00-12:00
教師報到及邁威科技觀摩, PCB歷史沿革瞭解
14:00-18:00
參觀華為電路板生產基地
2018-01-23
9:00-10:30
《貼片常規pcb封裝製作》
貼片封裝製作, 手動或嚮導完成
10:50-12:00
《外掛程式常規pcb封裝製作》
外掛程式封裝製作, 手動或嚮導完成
14:00-18: 00
《異型pcb封裝製作》
手動異型封裝製作(嚮導無法製作)
2018-01-24
09:00-10:30
《結構的導入, 匯出》;《網表的導入, 匯出》
正確導入匯出結構;網表正確導入, 不同的匯出方法, 及錯誤的處理
10:50-12 : 00
《常規規則設置》
掌握物理規則如pwr, 差分, 間距規則3w, 4w等設置, 區域規則
14:00-15 : 30
《深入規則設置》
class和class的深入, 規則的導入, 匯出
15:50-18:00
《ddr3/ddr4佈線要求》
掌握DDR佈線規則與過程, 順利完成ddr佈線
2018-01-25
09:00-10 : 30
《ddr3/ddr4佈線要求》
掌握DDR佈線規則與過程, 順利完成ddr佈線
10:50-12 : 00
《pdf原理圖模組抓取》;《絲印講解》
福昕閱讀器按pdf的原理圖抓取模組;正確擺放和添加絲印
14:00-15 : 30
《光繪層的設置》
理解光繪層, 能順利設置
15:50-18:00
《sub-drawing的運用和team work》;《複用及元器件對齊》
熟練運用sub-drawing和team work兩種功能;熟練複用對齊功能
2018-01-26
09:00-10 : 30
《DC-DC電源注意事項(單面佈局, 雙面佈局)》
熟練DC-DCD佈局佈線
10:50-12 : 00
《測試點的添加》
自動添加和手動添加
14:00-15 : 30
《背鑽的相關設置和應用》;《HDI(盲埋via)的設置和應用》
能應用背鑽;能運用HDI
15:50-18 : 00
《USB/HDMI/FDI/CLK/晶振/vga等的佈線要求》
掌握其佈線要求
2018-01-27
09:00-10 : 30
《copy和z-copy的應用》;《shape的操作和運用》
快速複製和應用;能合理運用shape的功能
10:50-12 : 00
《cadence層疊設置和阻抗計算》;《place-via arrays的應用》
能用自帶功能水利計算阻抗;板邊打via和矩陣打孔的運用
14:00-15 : 30
《swap pin的運用(含net logic)》
換pin的原則和方法
15:50-18 : 00
《器件的fanout和淚滴的添加》;《drill層的設置和添加》
掌握不同器件fanout要求和淚滴的使用;標注尺寸的掌握
2018-01-28
09:00-18 : 00
《SI模擬設計基礎知識》